ภาระงานที่ยืดหยุ่นตั้งแต่ 4 ถึง 360 ชั่วโมง
ใบรับรองที่ถูกต้องในประเทศของคุณ
ฉันจะเรียนรู้อะไร?
คอร์สการออกแบบชิป VLSI นี้จะแนะนำการสร้างบล็อกตัวจับเวลานับรอบสำหรับไมโครคอนโทรลเลอร์สมัยใหม่ ตั้งแต่สเปคฟังก์ชัน สถาปัตยกรรม RTL การตรวจสอบ ไปจนถึงการนำไปใช้งานจริง เรียนรู้การเขียนโค้ด Verilog/VHDL แบบพารามิเตอร์ แผนที่รีจิสเตอร์ พฤติกรรมอินเทอร์รัพต์ โครงสร้าง testbench ข้อจำกัดเวลา เทคนิคประหยัดพลังงาน และเอกสารวิชาชีพสำหรับส่งชิปจริง
ข้อดีของ Elevify
พัฒนาทักษะ
- กำหนดสเปค Timer IP: กำหนดโหมด รีจิสเตอร์ อินเทอร์รัพต์สำหรับไมโครคอนโทรลเลอร์
- สถาปัตยกรรม RTL: ออกแบบตัวจับเวลานับรอบแบบพารามิเตอร์พร้อมอินเทอร์เฟซที่สะอาด
- ตั้งค่าการตรวจสอบ: สร้าง testbench ตรวจสอบตัวเองและทดสอบแบบครอบคลุม
- เตรียมส่งมอบการออกแบบกายภาพ: จัดข้อจำกัดเวลา พลังงาน และ DFT สำหรับ PD
- RTL พร้อมผลิต: เขียนโค้ด Verilog/VHDL ที่สังเคราะห์ได้ สะอาด lint สำหรับบล็อกตัวจับเวลา
สรุปที่แนะนำ
ก่อนเริ่มต้น คุณสามารถเปลี่ยนบทและภาระงาน เลือกบทที่ต้องการเริ่มต้น เพิ่มหรือลบบท เพิ่มหรือลดภาระงานของหลักสูตร.ความคิดเห็นจากผู้เรียนของเรา
บทเรียนของคุณสมบูรณ์แบบมาก ผมซื้อแพ็คเกจหนึ่งปีและในที่สุดก็มีโอกาสติดตามหัวข้อต่างๆ ที่ผมสนใจได้โดยไม่ต้องเปลี่ยนแพลตฟอร์ม... ขอบคุณสำหรับทุกสิ่งที่คุณทำ ผมได้แนะนำคุณให้กับคนอื่นๆ แล้ว...

Giulio Carloนักเรียนดิจิทัลมาร์เก็ตติ้ง
ฉันชอบที่บทเรียนตรงไปตรงมาและฉันสามารถเปลี่ยนบทและข้ามเนื้อหาที่ไม่จำเป็นได้

Mariana Ferresนักเรียนการถ่ายภาพ
ฉันชอบเนื้อหาและวิธีการนำเสนอและการถอดเสียงวิดีโอ ซึ่งช่วยเร่งกระบวนการเรียนรู้!

Luciana Alvarengaนักเรียนการออกแบบเล็บ
แพลตฟอร์มรวดเร็วและใช้งานง่าย ความหลากหลายของเนื้อหาและวิดีโอเสริมช่วยในการเรียนรู้มาก

André Felipeนักเรียนพรอมต์เอ็นจิเนียริ่ง
คำถามที่พบบ่อย
Elevify คืออะไร? มันทำงานอย่างไร?
หลักสูตรมีใบรับรองหรือไม่?
หลักสูตรฟรีหรือไม่?
ชั่วโมงการทำงานของหลักสูตรคืออะไร?
หลักสูตรเป็นอย่างไร?
หลักสูตรทำงานอย่างไร?
ระยะเวลาของหลักสูตรคืออะไร?
ค่าใช้จ่ายหรือราคาของหลักสูตรคืออะไร?
EAD หรือหลักสูตรออนไลน์คืออะไรและทำงานอย่างไร?
หลักสูตร PDF
